首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的高速存储器接口应用开发
引用本文:周晓波,李瑞菁,赵强.基于FPGA的高速存储器接口应用开发[J].铁路计算机应用,2013,22(5):8-11.
作者姓名:周晓波  李瑞菁  赵强
作者单位:北京交通大学 电子信息工程学院,北京,100044
基金项目:中央高校基本科研业务费专项资金资助
摘    要:为了便捷对复杂时序接口的高速大容量存储介质的应用,本论文提出了一种基于DDRⅡ SDRAM的FIFO特性存储介质接口装置的设计方案.介绍了DDRⅡ SDRAM控制器的原理及实现方法,并基于DDRⅡ SDRAM分时复用技术对存储器接口模块进行了设计,深入分析了接口控制模块各部分的工作原理并对其进行了功能仿真和FPGA的硬件验证.经过测试,高速存储器接口控制模块实现了DDRⅡ内存与FPGA之间的双向数据传输与交互,具有一定的实际应用价值.

关 键 词:DDRⅡSDRAM    FPGA    FIFO    IP核    分时复用技术
收稿时间:2013-05-15

Development of high-speed memory interface application based on FPGA
ZHOU Xiaobo , LI Ruijing , ZHAO Qiang.Development of high-speed memory interface application based on FPGA[J].Railway Computer Application,2013,22(5):8-11.
Authors:ZHOU Xiaobo  LI Ruijing  ZHAO Qiang
Institution:(School of Electronics and Information Engineering,Beijing Jiaotong University,Beijing 100044,China)
Abstract:
Keywords:DDRⅡ SDRAM  FPGA  FIFO  IP core  time-sharing technique
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《铁路计算机应用》浏览原始摘要信息
点击此处可从《铁路计算机应用》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号