排序方式: 共有288条查询结果,搜索用时 15 毫秒
231.
循环冗余校验编译码的并行处理研究及其FPGA实现 总被引:4,自引:0,他引:4
针对高速通信信道的误码检测,在传统串行CRC的产生和校验的基础上,推导和建立了并行8位CRC的逻辑关系,并在FPGA上编程实现。同时这种并行处理方法也适合于其它位宽的CRC电路,为高速数据的可靠传输提供了可靠保障。 相似文献
232.
233.
介绍了FPGA(现场可编程门阵列)器件在8K机车电子插件板自动测试系统中的设计和实现方法,并就FPGA的特点、EDA(电子设计自动化)环境下的设计流程、开发工具的使用等问题进行了深入的讨论。 相似文献
234.
介绍了一种基于802.3以太网协议传输话音和数据的局域通信系统的设计。该通信系统采用两块TI公司的54、系列芯片构成主从连接方式,作为通信系统信号处理与控制平台,通过系统功能要求可实现重配置以及相应应用软竺的可选择下载执行。为保证话音与数据通信的可靠性与实时性,由5416负责话音的采集与处理,实现了包括语音检测、语音编解码、回声消除、自适应降噪等语音处理算法。系统工作情况表明,达到了设计要求。 相似文献
235.
基于FPGA的MVB1类设备网卡的设计 总被引:12,自引:0,他引:12
考虑到MVB1类设备网卡支持简单的过程数据传送(功能代码为0~4)和设备状态响应(功能代码15),不支持消息数据、过程数据强制功能的情况,提出利用FPGA(现场可编程门阵列)开发MVB1类设备网卡。这样,在完成通信功能的同时,可以无需外加CPU即完成一些简单的IO、AD等功能,也可以设计出总线方式与CPU相连。实践证明MVB1类设备网卡采用PC104接口与宿主CPU连接,具有110个256位的过程数据通信能力;用FPGA开发MVB1类设备网卡比用MVBC芯片更具优势。 相似文献
236.
基于ARM核CPU的WorldFIP现场总线主控网卡的设计 总被引:2,自引:1,他引:1
简要介绍了WorldFIP现场总线的技术特点,详细描述了基于ARM微处理器(Net+50)以及WorldFIP主控专用芯片FULLFIP2的WorldFIP现场总线主控设备的硬件原理与软件结构。该设备的研制成功对于推进WorldFIP现场总线在引进机车上的国产化应用具有现实意义。 相似文献
237.
一种用于FPGA流水线设计的时钟技术 总被引:1,自引:0,他引:1
介绍了一种时钟流水线技术——单脉冲流水线(PP-流水线),它可用于在FPGA中实现异步流水线操作。加入数据完成电路,利用可变的数据处理时间,这种技术亦可用于同步流水线设计。PP-流水线还可以降低流水线电路的时钟树功耗。这些应用可通过FPGA电路的综合后模拟得到验证。 相似文献
238.
热敏打印机[1]具有速度快、可靠性高、体积小等特点,目前主要应用于测绘仪器、POS消费终端等嵌入式领域.但传统的热敏打印机一般基于嵌入式系统,需要定制,不具备通用性,这给热敏打印机的使用带来很多不便.本文将通用的USB接口技术集成到热敏打印机的的设计中,设计了一种基于USB技术的通用热敏打印机方案. 相似文献
239.
240.
介绍一种基于FPGA设计的液晶显示控制器,采用硬件描述语言对其进行描述,并通过串口控制液晶模块.最后在Altera公司FPGA多媒体开发平台DE2上进行实现. 相似文献