首页 | 本学科首页   官方微博 | 高级检索  
     

基于EP3C40的FPGA最小系统设计和实现
引用本文:鲁睿其. 基于EP3C40的FPGA最小系统设计和实现[J]. 船电技术, 2018, 0(1): 48-52. DOI: 10.3969/j.issn.1003-4862.2018.01.013
作者姓名:鲁睿其
作者单位:湖南理工学院信息与通信工程学院,湖南岳阳,414006
摘    要:本文介绍了基于Altera公司Cyclone III系列的EP3C40 FPGA最小系统的设计和验证过程,详细介绍了高速FPGA电路设计、PCB电路板设计和数字系统集成设计等相关设计.FPGA最小系统硬件设计包括时钟、电源、存储器、接口、配置、以及USB Blaster等部分,最小系统的功能验证包括键盘和LCD控制、总控制、DDS模块等。最终测试结果表明,本系统工作正常,DDS时钟频率可以达130MHz.

关 键 词:现场可编程门阵列  可编程片上系统  直接数字合成

Design and Implementation of FPGA Minimum System Based on EP3C40
Lu Ruiqi. Design and Implementation of FPGA Minimum System Based on EP3C40[J]. Marine Electric & Electronic Technology, 2018, 0(1): 48-52. DOI: 10.3969/j.issn.1003-4862.2018.01.013
Authors:Lu Ruiqi
Abstract:
Keywords:
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号