首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于总线及 BS T的弹载计算机可测试性设计
引用本文:李自国,杨智勇,陆巍巍.基于总线及 BS T的弹载计算机可测试性设计[J].舰船电子工程,2014(12):170-173.
作者姓名:李自国  杨智勇  陆巍巍
作者单位:1. 91515部队三亚 572016; 海军航空工程学院研究生管理大队烟台 264001
2. 海军航空工程学院七系烟台 264001
摘    要:为了提高弹载计算机的可测试性,采用MTM测试总线及BST技术对其PCB板进行重新设计,经重新设计后的弹载计算机系统具有良好的可测试性,可以及时、快速、准确地检测与隔离故障,缩短故障检测与隔离时间,进而减少维修时间,降低系统维护成本,提高可靠性。

关 键 词:弹载计算机  可测试性  边界扫描  MTM测试总线

Testability Design of Missile On board Computer Based on Bus and BST
LI Zifuo , YANG Zhiyong , LU Weiwei.Testability Design of Missile On board Computer Based on Bus and BST[J].Ship Electronic Engineering,2014(12):170-173.
Authors:LI Zifuo  YANG Zhiyong  LU Weiwei
Abstract:
Keywords:missile onboard computer  testability  boundary scan  MTM test bus
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号