首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   18篇
  免费   0篇
公路运输   1篇
综合类   1篇
水路运输   12篇
铁路运输   4篇
  2014年   2篇
  2012年   2篇
  2011年   3篇
  2010年   1篇
  2009年   3篇
  2006年   2篇
  2005年   2篇
  2004年   1篇
  1998年   2篇
排序方式: 共有18条查询结果,搜索用时 281 毫秒
1.
频率合成技术是短波收信机的重要技术之一。从频率合成的基本原理出发,通过比较分析各种合成器的实现方案,选择DDS+PLL方案作为文章所介绍的短波数字收信机的频率合成器的实现方法。详细阐述实现该频率合成器所采用的关键技术,通过实际测试和对比对该方案进行评估。  相似文献   
2.
介绍一种基于SoC(System on chip)型单片机和CPLD平台的新型静态无功补偿控制器的设计方案。该方案实现了信号调理、CPLD数字处理、串行通信以及单片机及外围电路等多个模块。样机试验证明,该方案具有很好的实时性和稳定性。由于采用了模块化设计思想,该平台有很大的灵活性,并能作为一个通用开发平台,方便地应用于其他项目。  相似文献   
3.
孙刚  李朝阳  杨毅 《舰船电子工程》2011,31(6):92-93,171
高稳定度本振可用于无线基站、局域网(LAN)、手机和个人数字助理(PDA)、宽带无线接入、工业仪表(I&I)与测试设备、卫星通信、声波定位仪和有线电视(CATV)等。文章主要介绍了利用美国ADI公司锁相环频率合成器ADF4216芯片与SILICON LOBS VCXO SI550实现高稳定度本振的设计。  相似文献   
4.
李莉  刘圣昌 《机车电传动》1998,(2):14-16,19
分析了国内触发板的现状,介绍了6100F变频触发板的原因,设计特点,试验结果表明,6100F变频触发板可以实现电源频率在10Hz~50Hz及25Hz~165Hz范围内变化的晶闸管移相控制。  相似文献   
5.
DDS原理及在高速跳频系统中的应用   总被引:2,自引:0,他引:2  
李志轶  赵晶  靳煜 《舰船电子工程》2005,25(1):105-107,111
介绍了数字频率合成器(DD6)的基本工作原理,并简要分析了基于DDS器件的频率合成方案,最后介绍了高性能DDS芯片AD9854的主要功能,并给出一种基于AD9854的高速跳频频率合成器设计方案。  相似文献   
6.
在短波信道探测中,收发系统的本振频差对多普勒频移的测量至关重要.针对短波信道探测系统中IC-725A短波电台原有本振频偏较大的问题,采用锁相环(PLL)频率合成技术,利用铷时钟提供基准参考频率,对IC-725A短波电台的本振信号源进行高稳定度改进.给出PLL中鉴相器(PD)、环路低通滤波器(LF)的设计方案,并用电路实现.研究并给出一种在不影响电台总体性能的情况下将PLL输出的高稳定度本振信号注入到电台中的方法.实验测试结果表明,改造后两部IC-725A短波电台的本振信号的频差在10-4 Hz数量级,完全能满足短波信道探测对电台本振频率精度的要求.  相似文献   
7.
给出一种硅微谐振式陀螺仪的结构,分析双端音叉谐振器(DETF)振动稳态信号的特性,研究其频谱分布。当调制系数β≤1时,可从稳态振动信号ωr0+ωnr频率分量中提取被测信号信息。设计一种基于锁相(PLL)解调的硅微谐振陀螺检测电路方案,分析其解调原理,并利用Matlab进行仿真,结果验证了方案的可行性。  相似文献   
8.
载体动态性所引入的多普勒频移给导航接收机中的载波跟踪带来了很大困难。在对比分析了载波频率跟踪(FLL)和载波相位跟踪(PLL)环路各自优点的基础上,提出一种FLL/PLL相结合的载波跟踪方法,以充分发挥FLL动态性能较好、PLL的跟踪精度较高的优点,实现动态环境下快速、精确地载波跟踪;并以相位跟踪环路为例分析了热噪声及载体动态性对环路的影响。得出了环路设计的最佳带宽。理论分析和仿真结果表明。该方法能快速、精确地实现载波的跟踪。  相似文献   
9.
结合DDS和PLL的技术优点,采用DDS+PLL环外混频的组合方式,以AD9956芯片为核心设计了一种高性能的雷达频率合成器,着重阐述了核心芯片的性能、结构及使用方法,以及控制程序设计方法,并对频率合成器的性能进行了分析。  相似文献   
10.
张龙 《舰船电子工程》2012,32(11):141-143
文章介绍了一个X波段具有本振跳频功能的微波接收机的设计、研制和调试。文章首先对接收链路的指标进行了分析和计算,其次结合直接数字频率合成(DDs)和锁相环(PLL)技术完成了X波段跳频本振源的设计,重点分析了跳频本振源的低相噪、低杂散设计方法,通过软件仿真给出了环路跳频时间。最后对样机的测试结果表明,该方案接收机主要技术指标满足工程要求。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号