共查询到10条相似文献,搜索用时 140 毫秒
1.
根据相干布居囚禁原子频标对合成源的要求,利用直接数字频率合成器激励锁相环实现了高稳定度、高分辨率、快跳频速度、低相位噪声、小体积的小步长扫描合成源。比较应用于相干布居囚禁原子频标的合成源方案,介绍直接数字频率合成器激励锁相环频率合成器的基本原理,简述用AD9954和ADF4350所设计高性能小型合成源的具体实现方法,并通过仿真优化得到最佳的输出性能。采用DDS与PLL相结合的混合结构设计的合成源,综合了DDS和PLL各自的优点,具有优良的技术性能,进一步提高了CPT原子频标标准输出频率的性能。同时,达到了设计小型化的要求,有利于CPT原子频标的便携式应用。 相似文献
2.
3.
文章介绍了一个X波段具有本振跳频功能的微波接收机的设计、研制和调试。文章首先对接收链路的指标进行了分析和计算,其次结合直接数字频率合成(DDs)和锁相环(PLL)技术完成了X波段跳频本振源的设计,重点分析了跳频本振源的低相噪、低杂散设计方法,通过软件仿真给出了环路跳频时间。最后对样机的测试结果表明,该方案接收机主要技术指标满足工程要求。 相似文献
4.
在差分跳频抗部分频带干扰比特误码率(BER)的理论分析结果基础上,将差分跳频系统与常规快跳频系统抗部分频带干扰的BER联合—切尔诺夫界进行了比较。在差分跳频采用维特比译码,且两系统均采用加权能量度量,并具有相同频谱效率的情况下,比较结果表明:在加性白高斯噪声(AWGN)与瑞利信道下,差分跳频的抗部分频带干扰性能明显优于快跳频系统。在AWGN信道下,当差分跳频的每跳传输比特数与快跳频系统的每符号比特数均为1,且BER大于10-6时,差分跳频系统达到相同BER所需的信干比(SJR)较快跳频系统低6 dB。 相似文献
5.
近十几年来,随着数字技术的发展,直接数字频率合成(DDS)技术迅速发展为主要的频率合成技术之一。将DDS的高分辨率及快速转换时间特性与PLL的输出功率高、寄生噪声和杂散低的特点有机地结合起来,用DDS激励PLL的方法,可设计高性能的雷达频率合成器,满足现代体制雷达的要求。从实际应用出发,给出一种较为成功的设计方法。 相似文献
6.
7.
通过对频率合成方式进行分析,提出了一种新颖的L波段宽带频率捷变频率综合器设计方案。利用DDS电路产生的窄带频率捷变信号与数字锁相环电路产生的宽带跳频信号有机结合,并通过混频器及滤波器的合理设计,实现了宽带频率捷变。L波段宽带频率捷变频率综合器取得良好的实际工程应用效果,并对其它频率综合器的设计具有较高的参考借鉴价值。 相似文献
8.
9.
10.
基于当前短波差分跳频研究的现状及其基本原理,分析了差分跳频的基本特点,对比研究了短波差分跳频电台的抗干扰性能,得出了短波差分跳频具有抗跟踪干扰的绝对优势和依靠较大跳频带宽相应提高抗阻塞干扰能力结论.对我军短波跳频电台的建设和发展具有参考价值. 相似文献